Cadence Cerebrus 打入群联 12 奈米晶片优化设计,使功耗降低 35%

Cadence Cerebrus 打入群联 12 奈米晶片优化设计,使功耗降低 35%

NAND 控制晶片和 NAND 储存应用厂商群联电子宣布,日前已成功采用益华电脑 (Cadence) Cerebrus 智慧晶片设计工具 (Intelligent Chip Explorer) 和完整的 Cadence RTL-to-GDS 数位化全流程,优化其下一代 12 奈米制程 NAND 储存控制晶片 (NAND controller)。

群联指出,Cadence Cerebrus 为生成式 AI 技术驱动的解决方案,协助群联在数百万单元快闪记忆体控制晶片模组上,成功降低了 35% 功耗及 3% 面积。

群联强调,为了加速产品开发,群联特别关注在功耗和面积上的表现,因而为此部署 Cadence Cerebrus 和更广泛的数位全流程,包括 Cadence 的 Genus 合成解决方案、Innovus 设计实现系统和 Tempus 时序解决方案来实现最佳功耗、效能和面积 (PPA) 以及更快的周转时间,实现卓越的系统单晶片 (SoC) 设计。Cadence Cerebrus 打入群联 12 奈米晶片优化设计,使功耗降低 35% AI与大数据 图2张

群联电子研发副总经理郑国义 (Vincent Cheng) 表示,晶片面积和功耗是群联 NAND 控制晶片市场差异化的重要关键。透过采用 Cadence Cerebrus 生成式 AI 技术,我们现在可以快速优化晶片面积和功耗,为客户提供更具竞争力的产品。而 Cadence AI 研发副总裁 Venkat Thanvantri 也表示,Cadence Cerebrus 仅在短短一周内,便自动让群联设计的功耗降低了 35%,彻底证明了生成式 AI 能够大幅提升结果品质和生产力。

群联设计团队使用 Cadence Cerebrus 智慧晶片设计工具,成功实现了 PPA 目标,速度明显优于传统以手动进行设计最佳化。Cadence Cerebrus 的生成式 AI 优异特性,协助群联在短短一周内便自动达到了预期的结果。除了功耗和面积优化之外,Cadence Cerebrus 同时缩短了设计周转时间,并帮助群联更快地交付更高品质的产品。

(首图来源:AI资源网摄)

   特别声明    本页内容仅供参考,版权终归原著者所有,若有侵权,请联系我们删除。